Altium Designer 10 (10.700.22943) のリリースノート

10.651.22821 から 10.700.22943 へ更新されたプラグイン

Date: 10 October 2011
 

 

システムコンポーネント: Altium Designer ベース

4530

回路図の No ERC ディレクティブが強化され、特定の違反を非表示にできます。選択したワーニング、またはエラーのみ非表示にし、他のワーニング、またはエラーを検出、レポートできます。 View BugCrunch report #152.

4978

全ての注釈を含める、折りたたんだ注釈を除外する、印刷や PDF 出力から全ての注釈を除外するオプションを追加しました。 View BugCrunch report #459.

4998

部品表レポートで日本語文字が欠落する問題は解決しました。 View BugCrunch report #472.

5347

localization プリファレンスの保存、読込みでの問題は修正されました。 View BugCrunch report #822.

5406

"Update from PCB library" コマンドで、パッド穴間の相違を表示します。 View BugCrunch report #874.

システムコンポーネント: Altium Designer サポート

4961

英語バージョン以外の Windows XP で保存した Protel 99SE ddb ファイルをロードする時にクラッシュする問題は解決しました。

システムコンポーネント: PCB システム

4856

カーソルで board insight display パネルに追加したプリミティブを表示するためプレビューパネルを再描画します。 View BugCrunch report #322.

5000

寸法線を含む PcbDoc ファイルを日本語の Windows XP で開いた時にクラッシュする問題は解決しました。

5353

大きいポリゴンのサーマルがクリアランス違反を起こす問題を修正しました。 View BugCrunch report #853.

5386

Coordinate オブジェクトを含む PCB Binary 4.0 ファイルをロードする時にクラッシュする問題は解決しました。99SE ファイルをインポート中に生成された PCB Binary 4.0 の中間ファイルの場所をエラーは識別します。 View BugCrunch report #859.

5406

"Update from PCB library" コマンドで、パッド穴間の相違を表示します。 View BugCrunch report #874.

5410

回路図ドキュメントから更新した時、退避したポリゴンのネットは正しく更新されます。 View BugCrunch report #612.

5411

退避したポリゴンがドキュメントに含まれている場合、PCB DRC はワーニングを表示します。 View BugCrunch report #666.

システムコンポーネント: PCB サポート

5412

ライブラリを閉じたり再度、開かない条件で IPC® フットプリントウィザードを使用した時、PCB library ドキュメントで不安定な状態がありました。これは解決しました。 View BugCrunch report #869.

システムコンポーネント: 回路図システム

4530

回路図の No ERC ディレクティブが強化され、特定の違反を非表示にできます。選択したワーニング、またはエラーのみ非表示にし、他のワーニング、またはエラーを検出、レポートできます。 View BugCrunch report #152.

4978

全ての注釈を含める、折りたたんだ注釈を除外する、印刷や PDF 出力から全ての注釈を除外するオプションを追加しました。 View BugCrunch report #459.

5275

サイズ0の楕円やアークを誤って指定した時の問題を修正しました。

システムコンポーネント: Soft Design システム

5134

配布した Core プロジェクトは Altera ターゲット用に全ての vhdl ファイルを含みます。 View BugCrunch report #791.

5391

FPGA_DELAY_MAX、FPGA_DELAY_MAX_TO、FPGA_DELAY_FROM の扱いは改善されました。バス値は正しく UCF ファイルへ渡されます。 View BugCrunch report #512. View BugCrunch report #567.

システムコンポーネント: Soft Design サポート

5134

配布した Core プロジェクトは Altera ターゲット用に全ての vhdl ファイルを含みます。 View BugCrunch report #791.

5264

Wishbone interconnect は改善されました。マルチサイクル ペリフェラルは正しく扱われます。

FPGA コンポーネント: Instrument - Digital IO

1668

DigitalIO ポートは、26ポート以上追加しても正しい名称になります。ポート名は、有効な hdl 識別子で、build エラーを引きこしません。

インポーターとエクスポーター: インポーター - CADSTAR

3650

シートファイル名で有効な文字を扱うことができるように、CADSTAR インポーターは修正されました。

インポーターとエクスポーター: インポーター - PADS

4863

プレーン層や、信号層とプレーン層が混在している PADS データは正しく検出され、プレーン層としてレイヤマップで初期化されます。

5419

全ての使用した PADS レイヤをマップするダイアログの indication は必要無いため削除しました。

5435

'TAG' の一部を含む Part decals は適切に PADS インポーターで読めます。この結果、access violation は起こりません。

5443

Pcb デザインのインポートで、銅箔が無い領域を作成するためにプレーンレイヤ上にリジョンを作成します。

出力ジェネレーター: 出力 - ERC

4530

回路図の No ERC ディレクティブが強化され、特定の違反を非表示にできます。選択したワーニング、またはエラーのみ非表示にし、他のワーニング、またはエラーを検出、レポートできます。 View BugCrunch report #152.

出力ジェネレーター: 出力 - NC-Drill

5404

EIA Binary Drill ファイル、またはそうでないファイルを出力できる新しいオプションが NCDrill Settings ダイアログに追加されました。このオプションのデフォルトは、この NCDrill 出力タイプを生成しません。 View BugCrunch report #706.

出力ジェネレーター: 出力 - STEP

5405

STEP としてエクスポートした円形の穴を含む PcbDoc が Catia へ不正確にロードする問題を修正しました。 View BugCrunch report #328.

出力ジェネレーター: プリンタ - 回路図

4530

回路図の No ERC ディレクティブが強化され、特定の違反を非表示にできます。選択したワーニング、またはエラーのみ非表示にし、他のワーニング、またはエラーを検出、レポートできます。 View BugCrunch report #152.

You are reporting an issue with the following selected text and/or image within the active document: